percobaan 2








 1. jurnal[kembali]



2. alat dan bahan [kembali]


a.. Jumper
Gambar 1. Jumper

b.Panel DL 2203D 
c.Panel DL 2203C 
d.Panel DL 2203S
Gambar 2. Modul De Lorenzo


a. IC 74LS112 (J-K Flip-Flop)


b. CD4013B (D Flip-Flop)







c. Power DC

Gambar 6. Power DC

d. Switch (SW-SPDT)

Gambar 7. Switch


e. Logicprobe atau LED
Gambar 8. Logic Probe




 3. Rangkaian Simulasi  [kembali]



 4. prinsip kerja rangkaian [kembali]


Prinsip kerja rangkaian tersebut didasarkan pada fungsi JK Flip-Flop 74LS112 yang merupakan flip-flop tepi-jatuh (negative edge triggered) dengan input asinkron Set (S) dan Reset (R). Pada rangkaian, sinyal clock diberikan secara langsung ke pin CLK serta dihubungkan ke masukan J dan K sehingga kondisi J=1 dan K=1 selalu terpenuhi. Dalam keadaan ini flip-flop akan bekerja dalam mode toggle, yaitu setiap kali terjadi transisi jatuh pada pulsa clock, output Q akan berubah keadaan secara bergantian dari 0 ke 1 atau dari 1 ke 0, sedangkan output komplemennya () akan selalu berlawanan dengan Q. Dengan demikian, rangkaian ini dapat digunakan sebagai pembagi frekuensi (frequency divider) karena output Q menghasilkan sinyal dengan frekuensi setengah dari frekuensi clock yang diberikan. Selain itu, bila masukan Set (S) diberi logika rendah maka output Q akan langsung dipaksa menjadi 1, sedangkan bila Reset (R) diberi logika rendah maka output Q akan dipaksa menjadi 0 tanpa menunggu adanya pulsa clock. Jadi secara keseluruhan, rangkaian bekerja dengan prinsip flip-flop toggle berbasis clock, di mana perubahan output ditentukan oleh pulsa clock yang masuk serta dapat dikendalikan secara langsung oleh sinyal asinkron Set dan Reset.


 5. video rangkaian [kembali]



 6. analisa [kembali]








 7. link download [kembali]















Komentar

Postingan populer dari blog ini